天天看點

217維特比譯碼器的FPGA設計

二:viterbi譯碼器

   (2,1,7)卷積碼譯碼過程的總體結構可分為4個子子產品,分别是分支度量子產品,加比選蝶形運算單元,幸存路徑存儲單元和回溯譯碼單元。

譯碼器的結構框圖如圖3所示。

217維特比譯碼器的FPGA設計

·分支度量計算單元

    分支度量計算單元是用來計算輸入信号序列與卷積碼各個可能輸出信号序列的似然度量,維特比的似然準則就是在尋找具有最小距離的路徑。若譯碼器采用硬判決譯碼時,分支度量計算采用漢明距離,而采用軟判決譯碼時,則是采用歐氏距離,即計算