天天看点

Verilog 的高阻态赋值不可综合的问题

Verilog 的高阻态赋值不可综合的问题

MIPI开发遇到了一个阻塞语句:

LP[1]       <=  <span style="color:#ff6666;">(mark1_bta & bta_counter==31 ) ? 1'bz</span>                    : 
		                  (bit_counter!=0) ? q_onehot_data[2*bit_counter-1]        :
                          
                          (stop_escape ) ? 1'b1                                    : 
                          (q_stop_en ) ? 1'b1                                      : 1'b1;
                          
           

用Active-HDL 10.2模拟结果挺好的,其中红色部分是我新加的逻辑,但是到了板子上总是无法运行,它的值根本不变化,一直是0.

折腾到最后,发现把高阻的判断放到非阻塞赋值就好了:

assign Lp = <span style="color:#006600;">(mark1_bta & bta_counter==32 ) ? 1'bz</span> : LP[1];  //看了起来只有把高阻判断放在这里才有效的 2016/06/05
           

估计此问题是Lattice Diamond 3.7的bug.