天天看點

【AD】差分布線/蛇形布線/等長布線

蛇形布線

一、在對時序有要求的高速系統設計中,采用蛇形布線進行布線延時,其主要目的就是為了調節延時,滿足系統的時序設計要求。

(1)、蛇形布線會破壞信号的品質,改變傳輸延時,是以要盡量避免使用。

(2)、在實際設計中,為了減少同組信号線之間的時鐘偏移,往往不得不采用蛇形布線進行繞線延時,以滿足時序要求。

(3)、蛇形線最關鍵的兩個參數是:耦合長度和耦合距離。信号在蛇形線上傳輸時,互相平行的線段之間會發生耦合。耦合距離越小,耦合長度越大,則耦合程度也越大,可能會由于串擾而大大降低信号的品質。

https://blog.csdn.net/weixin_40877615/article/details/9361528

差分走線

何為差分信号?通俗地說,就是驅動端發送兩個等值、反相的信号,接收端通過 比較這兩個電壓的內插補點來判斷邏輯狀态“0”還是“1”。而承載差分信号的那一對走線 就稱為差分走線。

差分信号和普通的單端信号走線相比,最明顯的優勢展現在以下三個方面:

a.抗幹擾能力強,因為兩根差分走線之間的耦合很好,當外界存在噪聲幹擾時,幾 乎是同時被耦合到兩條線上,而接收端關心的隻是兩信号的內插補點,是以外界的共模 噪聲可以被完全抵消。  

 b.能有效抑制 EMI,同樣的道理,由于兩根信号的極性相反,他們對外輻射的電磁 場可以互相抵消,耦合的越緊密,洩放到外界的電磁能量越少。  

 c.時序定位精确,由于差分信号的開關變化是位于兩個信号的交點,而不像普通單 端信号依靠高低兩個門檻值電壓判斷,因而受工藝,溫度的影響小,能降低時序上的 誤差,同時也更适合于低幅度信号的電路。目前流行的LVDS(low voltage differential signaling)就是指這種小振幅差分信号技術。   
 對于 PCB工程師來說,最關注的還是如何確定在實際走線中能完全發揮 差分走線的這些優勢。也許隻要是接觸過 Layout的人都會了解差分走線的一般要求,那就是“等長、等距”。等長是為了保證兩個差分信号時刻保持相反極性,減少 共模分量;等距則主要是為了保證兩者差分阻抗一緻,減少反射。“盡量靠近原則” 有時候也是差分走線的要求之一。但所有這些規則都不是用來生搬硬套的,不少工程師似乎還不了解高速差分信号傳輸的本質。
 其他關于差分線的知識,文章入口:https://blog.csdn.net/peng_258/article/details/77150522?ops_request_misc=%7B"request_id"%3A"158246357619726874001800"%2C"scm"%3A"20140713.130056874.."%7D&request_id=158246357619726874001800&biz_id=0&utm_source=distribute.pc_search_result.none-task
           
【AD】差分布線/蛇形布線/等長布線

如何差分布線

【AD】差分布線/蛇形布線/等長布線

蛇形布線快捷鍵

【AD】差分布線/蛇形布線/等長布線

等長布線

【AD】差分布線/蛇形布線/等長布線
【AD】差分布線/蛇形布線/等長布線
【AD】差分布線/蛇形布線/等長布線
【AD】差分布線/蛇形布線/等長布線

設定線長、長度比對的規則:

【AD】差分布線/蛇形布線/等長布線
【AD】差分布線/蛇形布線/等長布線
【AD】差分布線/蛇形布線/等長布線

設定完後可以開始布線

綠色進度條滿了,說明已經等長

【AD】差分布線/蛇形布線/等長布線

繼續閱讀