天天看點

台式計算機cpu扣不下去,桌上型電腦cpu是不是可以随便更換

我的桌上型電腦cpu想換個,能随便更換嗎?下面由學習啦小編給你做出詳細的桌上型電腦cpu是否可以更換說法介紹!希望對你有幫助!

桌上型電腦cpu是否可以更換說法一:

可以自己更換,但是有風險,如果實在自己沒信心,可以拿着主機到商家店裡去換。

X2 270雙核,360元

X4 955四核,570元

桌上型電腦cpu是否可以更換說法二:

桌上型電腦太卡不一定是CPU的原因,可能的原因還有:

建議你下載下傳個魯大師,看看電腦開機時cpu,如果是cpu占有率超過百分之八十,那就是cpu性能問題,換u可以決解。如果占用率是50左右,那就不是處理器問題了。

看看電腦記憶體,如果是2g以下的就把記憶體升到4g吧。

魯大師看看待機電腦的溫度,如果是cpu溫度過高,那就給散熱清灰,并給u換矽膠吧。

如果都不是上面問題,那就考慮系統問題,這個重裝系統就可以了。C槽使用率高也可以用這個辦法決解,當然清理碎片也可以。

桌上型電腦cpu是否可以更換說法三:

不可以随便更換

1、不同的cpu和主機闆的接口是不同的,intel和amd肯定不能換,Intel的cpu換代就換接口,多數也不能換,即使接口相同主機闆還不一定支援,最穩妥的辦法去主機闆官網查cpu支援清單

2、cpu的tdp是不同的,如果電源不夠也無法正常運作,換之前考慮下電源餘量

3、多數筆記本或者一體機的cpu是焊接在主機闆上的,這要很高的動手能力,一般不考慮更換

台式計算機cpu扣不下去,桌上型電腦cpu是不是可以随便更換

相關閱讀:

cpu處理技術

在解釋超流水線與超标量前,先了解流水線(Pipeline)。流水線是Intel首次在486晶片中開始使用的。流水線的工作方式就象工業生産上的裝配流水線。在CPU中由5-6個不同功能的電路單元組成一條指令處理流水線,然後将一條X86指令分成5-6步後再由這些電路單元分别執行,這樣就能實作在一個CPU時鐘周期完成一條指令,是以提高CPU的運算速度。經典奔騰每條整數流水線都分為四級流水,即指令預取、譯碼、執行、寫回結果,浮點流水又分為八級流水。超标量是通過内置多條流水線來同時執行多個處理器,其實質是以空間換取時間。而超流水線是通過細化流水、提高主頻,使得在一個機器周期内完成一個甚至多個操作,其實質是以空間換取時間。例如Pentium 4的流水線就長達20級。将流水線設計的步(級)越長,其完成一條指令的速度越快,是以才能适應工作主頻更高的CPU。但是流水線過長也帶來了一定副作用,很可能會出現主頻較高的CPU實際運算速度較低的現象,Intel的奔騰4就出現了這種情況,雖然它的主頻可以高達1.4G以上,但其運算性能卻遠遠比不上AMD 1.2G的速龍甚至奔騰III-s。

CPU封裝是采用特定的材料将CPU晶片或CPU子產品固化在其中以防損壞的保護措施,一般必須在封裝後CPU才能傳遞使用者使用。CPU的封裝方式取決于CPU安裝形式和器件內建設計,從大的分類來看通常采用Socket插座進行安裝的CPU使用PGA(栅格陣列)方式封裝,而采用Slot x槽安裝的CPU則全部采用SEC(單邊接插盒)的形式封裝。還有PLGA(Plastic Land Grid Array)、OLGA(Organic Land Grid Array)等封裝技術。由于市場競争日益激烈,CPU封裝技術的發展方向以節約成本為主。

多線程

同時多線程Simultaneous Multithreading,簡稱SMT。SMT可通過複制處理器上的結構狀态,讓同一個處理器上的多個線程同步執行并共享處理器的執行資源,可最大限度地實作寬發射、亂序的超标量處理,提高處理器運算部件的使用率,緩和由于資料相關或Cache未命中帶來的通路記憶體延時。當沒有多個線程可用時,SMT處理器幾乎和傳統的寬發射超标量處理器一樣。SMT最具吸引力的是隻需小規模改變處理器核心的設計,幾乎不用增加額外的成本就可以顯著地提升效能。多線程技術則可以為高速的運算核心準備更多的待處理資料,減少運算核心的閑置時間。這對于桌面低端系統來說無疑十分具有吸引力。Intel從3.06GHz Pentium 4開始,部分處理器将支援SMT技術。

多核心

多核心,也指單晶片多處理器(Chip Multiprocessors,簡稱CMP)。CMP是由美國斯坦福大學提出的,其思想是将大規模并行處理器中的SMP(對稱多處理器)內建到同一晶片内,各個處理器并行執行不同的程序。這種依靠多個CPU同時并行地運作程式是實作超高速計算的一個重要方向,稱為并行處理。與CMP比較,SMP處理器結構的靈活性比較突出。但是,當半導體工藝進入0.18微米以後,線延時已經超過了門延遲,要求微處理器的設計通過劃分許多規模更小、局部性更好的基本單元結構來進行。相比之下,由于CMP結構已經被劃分成多個處理器核來設計,每個核都比較簡單,有利于優化設計,是以更有發展前途。IBM 的Power 4晶片和Sun的MAJC5200晶片都采用了CMP結構。多核處理器可以在處理器内部共享緩存,提高緩存使用率,同時簡化多處理器系統設計的複雜度。但這并不是說明,核心越多,性能越高,比如說16核的CPU就沒有8核的CPU運算速度快,因為核心太多,而不能合理進行配置設定,是以導緻運算速度減慢。在買電腦時請酌情選擇。2005年下半年,Intel和AMD的新型處理器也将融入CMP結構。新安騰處理器開發代碼為Montecito,采用雙核心設計,擁有最少18MB片内緩存,采取90nm工藝制造。它的每個單獨的核心都擁有獨立的L1,L2和L3 cache,包含大約10億支半導體。

SMP

SMP(Symmetric Multi-Processing),對稱多處理結構的簡稱,是指在一個計算機上彙集了一組處理器(多CPU),各CPU之間共享記憶體子系統以及總線結構。在這種技術的支援下,一個伺服器系統可以同時運作多個處理器,并共享記憶體和其他的主機資源。像雙至強,也就是所說的二路,這是在對稱處理器系統中最常見的一種(至強MP可以支援到四路,AMD Opteron可以支援1-8路)。也有少數是16路的。但是一般來講,SMP結構的機器可擴充性較差,很難做到100個以上多處理器,正常的一般是8個到16個,不過這對于多數的使用者來說已經夠用了。在高性能伺服器和工作站級主機闆架構中最為常見,像UNIX伺服器可支援最多256個CPU的系統。

建構一套SMP系統的必要條件是:支援SMP的硬體包括主機闆和CPU;支援SMP的系統平台,再就是支援SMP的應用軟體。為了能夠使得SMP系統發揮高效的性能,作業系統必須支援SMP系統,如WINNT、LINUX、以及UNIX等等32位作業系統。即能夠進行多任務和多線程處理。多任務是指作業系統能夠在同一時間讓不同的CPU完成不同的任務;多線程是指作業系統能夠使得不同的CPU并行的完成同一個任務。

要組建SMP系統,對所選的CPU有很高的要求,首先、CPU内部必須内置APIC(Advanced Programmable Interrupt Controllers)單元。Intel 多處理規範的核心就是進階可程式設計中斷控制器(Advanced Programmable Interrupt Controllers–APICs)的使用;再次,相同的産品型号,同樣類型的CPU核心,完全相同的運作頻率;最後,盡可能保持相同的産品序列編号,因為兩個生産批次的CPU作為雙處理器運作的時候,有可能會發生一顆CPU負擔過高,而另一顆負擔很少的情況,無法發揮最大性能,更糟糕的是可能導緻當機。

NUMA技術

NUMA即非一緻通路分布共享存儲技術,它是由若幹通過高速專用網絡連接配接起來的獨立節點構成的系統,各個節點可以是單個的CPU或是SMP系統。在NUMA中,Cache 的一緻性有多種解決方案,一般采用硬體技術實作對cache的一緻性維護,通常需要作業系統針對NUMA訪存不一緻的特性(本地記憶體和遠端記憶體訪存延遲和帶寬的不同)進行特殊優化以提高效率,或采用特殊軟體程式設計方法提高效率。NUMA系統的例子。這裡有3個SMP子產品用高速專用網絡聯起來,組成一個節點,每個節點可以有12個CPU。像Sequent的系統最多可以達到64個CPU甚至256個CPU。顯然,這是在SMP的基礎上,再用NUMA的技術加以擴充,是這兩種技術的結合。

亂序執行

亂序執行(out-of-orderexecution),是指CPU允許将多條指令不按程式規定的順序分開發送給各相應電路單元處理的技術。這樣将根據個電路單元的狀态和各指令能否提前執行的具體情況分析後,将能提前執行的指令立即發送給相應電路單元執行,在這期間不按規定順序執行指令,然後由重新排列單元将各執行單元結果按指令順序重新排列。采用亂序執行技術的目的是為了使CPU内部電路滿負荷運轉并相應提高了CPU的運作程式的速度。

分枝技術

(branch)指令進行運算時需要等待結果,一般無條件分枝隻需要按指令順序執行,而條件分枝必須根據處理後的結果,再決定是否按原先順序進行。

控制器

許多應用程式擁有更為複雜的讀取模式(幾乎是随機地,特别是當cache hit不可預測的時候),并且沒有有效地利用帶寬。典型的這類應用程式就是業務處理軟體,即使擁有如亂序執行(out of order execution)這樣的CPU特性,也會受記憶體延遲的限制。這樣CPU必須得等到運算所需資料被除數裝載完成才能執行指令(無論這些資料來自CPU cache還是主記憶體系統)。目前低段系統的記憶體延遲大約是120-150ns,而CPU速度則達到了4GHz以上,一次單獨的記憶體請求可能會浪費200-300次CPU循環。即使在緩存命中率(cache hit rate)達到99.9%的情況下,CPU也可能會花50%的時間來等待記憶體請求的結束-比如因為記憶體延遲的緣故。

在處理器内部整合記憶體控制器,使得北橋晶片将變得不那麼重要,改變了處理器通路主存的方式,有助于提高帶寬、降低記憶體延時和提升處理器性制造技術:Intel的I5可以達到28納米,在将來的CPU制造技術可以達到22納米。

看了“桌上型電腦cpu能不能随便更換”文章的還看了: